81f720a5

Произведен пакет ARM Artisan IP для 7-нм техпроцесса TSMC

Организация ARM рассказала о производстве целиком готовой для применения проектировщиками обновлённой программы Artisan IP. Физические IP-блоки в составе программы ARM Artisan IP сделаны с учётом следующего производства чипов на чертах компании TSMC с общепризнанными мерками изготовления 7 hm и с FinFET-транзисторами (7FF). Как известно, к групповому изготовлению 7-нм полупроводников организация TSMC рассчитывает приступить в I квартале 2018 года. Стало быть, к данному времени должны быть способны цифровые планы решений. Как признают в ARM, благодаря новой базе Artisan IP цифровые планы 7-нм чипов начнут возникать в 1-й половине 2017 года с дальнейшим выходом примеров в том же году.

Первой организацией, которая получила лицензию на платформу ARM Artisan IP для 7-нм техпроцесса TSMC, стал создатель FPGA-матриц организация Xilinx. Прошло то время, когда FPGA-матрицы применялись для производства макетов и макетов. Сегодня предопределяемые матрицы задействованы на лезвие прогресса — для развёртывания настраиваемых пасмурных сервисов, для механического зрения, глубокого изучения и другого, что требует мощности вместе с энергоэффективностью. База всего этого — современные техпроцессы и улучшенные планы.

Обновлённый пакет ARM Artisan IP для разработки чипов включает ряд нововведений, без которых была бы невероятной оптимизация решений для производства в масштабах 7-нм техпроцесса. Так, к примеру, с понижением объема частей и проводников сильное воздействие на характеристики микросхем стали проявлять чужеядные спортивные наводки и электромиграция (перевод вещества под влиянием токов). Для компенсации вредоносных результатов ARM спроектировала механизмы, оптимизирующие разводку полос для подачи питания (Artisan Power Grid Architect, PGA). Благодаря PGA утилизацию рабочей плоскости кристалла удалось поднять на 20 % (с 60 % до 80 %) и специально отпустить 10 % плоскости под иные нужды.

ARM

ARM

Также в новом пакете ARM Artisan IP предложена изменённая модель разработки массивов интегрированной памяти. Вместо ручной разводки массивов с непредвиденным итогом предложены автоматические приборы, в базе которых находится «организованная» система разводки памяти. Ещё 1 значительный момент в разработке памяти для 7-нм техпроцессов состоит в том, что на этом раунде понижения масштаба техпроцесса фоновое распространение начинает влиять на любую память в составе чипсета. Для удаления этого воздействия вся память в 7-нм заключениях обязана иметь аппаратные механизмы корректировки погрешностей, а не компьютерные, как прежде. Иными словами, это может быть заложено в приборах разработки, и оно заложено в пакете ARM Artisan IP.

ARM

ARM

В конце концов, пакет ARM Artisan IP имеет свежий уровень уточнения контактной подложки BEOL (back-end-of-line) и фактически кристалла FEOL (front-end-of-line). В компании называют это «многоуровневой оптимизацией», которая рассматривает транзисторы, нормальные ячеи, IP-блоки, ядра и другое.

Вы можете оставить комментарий, или ссылку на Ваш сайт.

Оставить комментарий